Путем формального анализа данных, представленных
Номер вершины |
X7 |
Х3 |
X9 |
X11 |
Х12 |
X13 |
|
X15 |
|
x1 |
|
|
1 |
|
|
|
|
|
|
x2 |
|
1 |
|
|
|
|
|
|
|
х3 |
|
1 |
|
|
|
|
|
|
|
x4 |
|
1 |
|
|
|
1 |
|
|
|
x5 |
|
|
|
|
|
|
1 |
|
|
x6 |
|
1 |
|
|
|
|
|
1 |
|
х7 |
|
|
|
|
1 |
|
|
|
|
x8 |
|
|
1 |
|
|
|
|
|
|
x9 |
|
|
|
1 |
|
|
|
|
|
x10 |
|
|
|
|
|
|
|
|
|
x11 |
|
|
|
|
|
1 |
|
|
|
x12 |
|
|
|
|
|
|
1 |
|
|
x13 |
|
|
|
|
|
|
|
1 |
|
x14 |
|
|
|
|
|
|
|
|
1 |
В первых трех вариантах БО вычисляется на МП БО, приведенном на рис. 3.9,г. Другие блоки алгоритма реализуются следующим образом: в первом варианте на микросхеме К1800ВС1, во втором — на микросхемах КМ1804ВС2 и К573РФ6А (блок xs), в третьем — на микросхемах К588ВС2, К573РФ6А (блоки xi, xs), 564ИЕ10 (блоки xiiy xu). Четвертый вариант микропроцессора включает два МП БО, приведенных на рис. 3.9,а, и микросхему К573РФ6А, реализующую блок алгоритма Ха.