МИКРОПРОЦЕССОРНЫЕ УСТРОЙСТВА В РАДИОЭЛЕКТРОННОЙ АППАРАТУРЕ



             

Содержание команды - часть 5


Оба транзистора закрыты, и схема находится в третьем устойчивом состояния: «цепь разомкнута». В этом состоянии через схему протекает очень маленький ток. Шины с тремя состояними имеют следующие преи­мущества:

схема в состоянии «цепь разомкнута» потребляет ток не более 0,4 мА (схема с открытым коллектором около 2 мА), поэтому в схемах с тремя состояниями можно объединить гораздо больше выходов (до 50);

не требуется дополнительных логических схем. Микропроцес­сорные БИС имеют буферные схемы с тремя состояниями внутри кристалла, для этого предусматривается дополнительный вывод;

нет необходимости использовать нагрузочный резистор.

При разработке МПУ логическое объединение и объединение с помощью схем с открытым коллектором используются обычно при организации внутренних шин МП, модулей ОЗУ, ПЗУ и др. При организации внешних по отношению к МП шин обычно использу­ются схемы с тремя состояниями.

Наращиваемость вычислительной мощности МП С. Основным отличием МПС от других изделий вычислительной техники явля­ется реализация их в виде одной или нескольких БИС. Современные уровни развития полупроводниковой технологии и материа­ловедения позволяют производить БИС на кристаллах площадью» до 50 мм2. Небольшая площадь кристалла приводит к необходи­мости расчленения МПУ на отдельные БИС. Факторами, ограни­чивающими функциональную сложность этих БИС, являются чис­ло выводов и потребляемая мощность. Последний фактор особен­но важен для .быстродействующих МП БИС, выполненных по би­полярной технологии.

Современные МПК БИС включают несколько десятков БИС различного назначения. Разрядность МП БИС обычно составля­ет 4, 8, реже 16 бит. Микропроцессорные БИС с ограниченной разрядностью называются секционированными. Обеспечение тре­буемой разрядности проектируемых МПУ достигается путем объ­единения необходимого числа БИС. При этом обычно не требует­ся дополнительных аппаратных затрат, достаточно только объе­динить соответствующие выводы и цепи сигналов переноса.


Содержание  Назад  Вперед